## Tema de curs 2 – Alexandru Licuriceanu 332CD

## 1. Diagrama de stări:

Pentru vizibilitate, am omis pe unele tranziții, valorile de intrare și de ieșire care sunt setate pe 0.



## 2. Rezultatele simulării:

```
Test 1:
in 5 = 0 in 10 = 1 in 25 = 0 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 1 in 25 = 0 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 0 in 25 = 1 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 0 in 25 = 0 in thanks = 0
out drink = 1 out 5 = 0 out1 10 = 1 out2 10 = 1
in 5 = 0 in 10 = 0 in 25 = 0 in thanks = 1
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
Test 2:
in 5 = 0 in 10 = 1 in 25 = 0 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 1 in 10 = 0 in 25 = 0 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 1 in 25 = 0 in thanks = 0
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 0 in 25 = 0 in thanks = 0
out drink = 1 out 5 = 0 out1 10 = 0 out2 10 = 0
in 5 = 0 in 10 = 0 in 25 = 0 in thanks = 1
out drink = 0 out 5 = 0 out1 10 = 0 out2 10 = 0
```

În primul test, am inserat 10, 10, 25, iar aparatul a dat rest 20. În al doilea test, am inserat 10, 5, 10, iar aparatul a dat rest 0. 3. Raportul care demonstrează că circuitul este secvențial: Formele de undă:





4. Raportul care arată resursele hardware în cazul utilizării unui FPGA Artix 7:

